目前位置: 首頁 > 公開課程 > 創新研發 > 專業技術 > FPGA 系統晶片設計工程師培訓班

FPGA 系統晶片設計工程師培訓班

FPGA 系統晶片設計工程師培訓班

  人工智慧(AI)與物聯網(IoT)爆炸式的成長,在AIOT與Edge Computing領域中愈來愈受重視的硬體加速電路,除了低功率消耗優勢之外,在處理速度更具優勢。 FPGA具有快速成品的優點,而且其內部邏輯可以被設計者反覆修改,從而改正程式中的錯誤,設計者在普通的FPGA上完成開發,然後將設計轉移到一個類似於特殊應用積體電路的晶片上。在一些技術更新比較快的行業,在大批次供貨前,必須迅速搶占市場,這時FPGA方便靈活的優勢就顯得很重要,幾乎是電子系統中的必要部件。

加入收藏
收件人email:
寄件人姓名:
寄件人email:
課程代碼 2321120076
FPGA 系統晶片設計工程師培訓班
課程型態/ 實體
上課地址/ 台北
時數/ 210小時
起迄日期/ 2022/06/27~2022/08/17
聯絡資訊/ 黃文彥 03-5732901
報名截止日/ 2022/06/22

------------------------------


 

課程介紹

    人工智慧(AI)與物聯網(IoT)爆炸式的成長,在AIOT與Edge Computing領域中愈來愈受重視的硬體加速電路,除了低功率消耗優勢之外,在處理速度更具優勢。 FPGA具有快速成品的優點,而且其內部邏輯可以被設計者反覆修改,從而改正程式中的錯誤,設計者在普通的FPGA上完成開發,然後將設計轉移到一個類似於特殊應用積體電路的晶片上。在一些技術更新比較快的行業,在大批次供貨前,必須迅速搶占市場,這時FPGA方便靈活的優勢就顯得很重要,幾乎是電子系統中的必要部件。
標題的icon

課程目標

學員能夠
  1. 瞭解FPGA的開發設計流程
  2. 使用FPGA設計工具及Verilog HDL語言,完成FPGA數位雛型系統設計專題。
標題的icon

課程大綱

課程

模組

課程名稱

單元

學科時數

術科時數

基礎課程

數位電子學

111/6/27-6/30

1.     數位電子概論

2.     基本電子學

3.     數值表示法簡介

4.     組合性數位電路簡介

5.     正反器(Flip-Flop)記憶元件

6.     序向系統之簡介

數位電子學基本數位實作

Lab1:基本邏輯閘認識與應用

Lab2:特殊邏輯閘的認識與應用

Lab3:編碼器與解碼器

Lab4:多工器與解多工器

Lab5:閂鎖器與正反器

Lab6:計數器實作

Lab7:移位暫存器

Lab8:加法器與減法器實作

12

12

核心課程

FPGA系統設計入門

111/7/4-7/7

1.     FPGA 設計技術簡介及邏輯設計技術展望

2.     FPGA 元件及架構介紹

3.     FPGA設計流程開發工具

4.     HDL硬體描述語言(Verilog)語法介紹

5.     HDL 設計基本概念

6.     HDL 描述組合邏輯(Combinatorial Logic)設計

7.     HDL 描述序向邏輯(Sequential Logic)設計

8.     如何透過模擬及建立測試平台(testbench)來驗證設計

FPGA系統設計入門實作關鍵電路的設計實作

Lab1FPGA 組合邏輯基本輸出入(開關、按鍵與LED電路)

Lab2FPGA序向邏輯基本輸出入(開關、按鍵與LED電路)

Lab3:電路常用的計數器(Count),  移位暫存器(shift register)

Lab4:按鍵( Button)控制

Lab5:閃爍LED控制

Lab6:七段顯示器實作介紹多個七段顯示器的方法

12

12

FPGA系統周邊IO 電路設計

111/7/11-7/18

1.   七段顯示器實作,結合計數器(Count)多個七段顯示器動態顯示的方法

2.   PWM控制實作

3.   PS/2鍵盤介面電路設計

4.     RS232串列通訊介面實作

5.     AC97數位語音與音訊編解碼器(audio cadec) 介面

6.     I2C介面周邊記憶體EEPROM讀寫實作

7.     SPI 介面周邊記憶體Flash讀寫實作

8.     VGA 介面面

9.     Motor control

18

22

FPGA系統整合與系統除錯設計

111/7/19-7/26

1.   設計進階基本原則:包括面積和速度的平衡互換原則,硬體可實現原則和同步設計原則、和管線式(Pipeline)操作等技巧

2.   常用操作元件:包括FIFOPing-pong Buffer,串並轉換操作

3.   原廠提供的IP模組產生器使用介紹:包括片上的記憶體(SRAMFIFOROM),時脈管理(DCM)和串列 收發器(SERDES)等

4.   系統時脈(clock),及重置(reset)處理及設計

5.   FIFOPing-pong Buffer控制實習

6.   RS232串列通訊介面整合AC97 audio cadecI2C介面周邊記憶體EEPROM SPI 介面周邊記憶體Flash

7.   系統電路除錯ChipScope Pro工具介紹

8.     Core Generator產生ILAICON coreChipScope Pro Analyzer 的使用,實際用於此SoC系統Wavefrom產生及Debug

15

17

進階課程

SOPC系統產品應用開發技術實作

111/7/27-8/8

1.     FPGA SOPC可重構晶片嵌入式系統處理器系統概述、發展、特點

2.     FPGA SOPC可重構晶片嵌入式系統的組成及設計思想

3.     SOPC設計技術、流程、開發工具簡介

4.     AMBA AXI-4匯流排介紹

5.     MicroBlaze RISC處理器硬體架構、暫存器、記憶體管理、及事件處理(reset, interrupt, and execption)

6.     MicroBlaze處理器介面介紹

7.     SOPC 設計流程及EDKSDK工具

8.     新建工程、設計實現中工程中添加IP CORE、使用SDK添加應用軟體

9.     軟體驅動程式及硬體實現程式的編寫方法、使用SDK下載除錯

實作

1.     LAB:基於AXI-4 介面的嵌入式系統設計及LED,  button控制實驗控制

2.     LAB:串列埠UART IP結構和設計及串列埠輸出入控制(hello world)

3.     LABMicroBlaze AXI-4 周邊介面基本測試實驗

4.     LABMicroBlaze AXI-4 DDR3記憶體控制器加入及memory測試實驗

5.     LABMicroBlaze AXI-4計時/計數器IP加入及控制

6.     LABMicroBlaze AXI-4中斷控制器IP加入及按鍵中斷控制

7.     LABMicroBlaze AXI-4 SPI Flash IP加入及控制

8.     LABMicroBlaze AXI-4添加用戶自己的IP CORE (PWM controller) 且編寫驅動程式控制

9.     LAB:完整SOPC嵌入式系統中如何使用模擬器(simulator)做完整系統平台的驗證

10.   LAB: 完整SOPC嵌入式系統中如何使用 Chipscope做完整系統平台的真實系統的即時驗證

24

24

高階課程

FPGA數位雛型系統設計專題

111/8/9-8/16

完成FPGA數位雛型系統設計專題,學員將具備

1.     FPGA數位雛型系統設計實務所需理論、方法、技術及使用相關軟硬體工具之能力,

2.     設計實驗、執行實驗、分析數據及歸納結果的能力

3.     系統、模組、元件或製程之設計能力

 

專題報告製作

1.     專題題目

2.     緣由與目的

3.     硬體架構與理論基礎

4.     硬體實現結果

5.     結論

6.     參考資料

專題成果簡報

17

18

一般學科

求職技巧

111/8/17

專題報告簡報技巧

簡報演練

就業媒合

3

4

時數小計

101

109

時數總計

210

標題的icon

課程對象

  1. 年滿十五歲至二十九歲之本國籍待業青年(以課程開訓日計算)申請參加勞動部勞動力發展署產業新尖兵試辦計畫者。訓練期間不得具勞工保險(不含訓字保)、就業保險身分,或為營利事業登記負責人。
  2. 學歷:專科,大專以上電子、電機、 資通訊、自動控制相關背景。
標題的icon

講師簡介

曾老師
  • 電機碩士
  • 資深數位IC設計工程師
  • 專長:IC數位晶片設計、FPGA數位系統設計、RTL Verilog Coding、數位晶片硬體/軟體偕同設計架構規劃。
賴老師
  • 現 任:
工研院產業學院特聘講師、特聘研究
勞委會多元就業開發方案諮詢輔導委員      
勞委會共通核心職能課程師資
  • 學經歷:
交通大學傳播研究所碩士。經歷橫跨服務設計、品牌行銷、職能分析與教學研發等領域,曾經服務於工研院產業學院教學設計經理與企劃、奧美行銷顧問行銷經理、中時電子報行銷經理
標題的icon

開課資訊

  • 主辦單位:財團法人工業技術研究院
  • 課程名稱:FPGA 系統晶片設計工程師培訓班
  • 訓練領域:電子電機 
  • 課程時數:210小時
  • 開訓日期:111 年6 月 27 日 (星期五)
  • 結訓日期:111 年8 月 17 日 (星期三)
  • 上課時間:週一~週五 9:00-17:00
  • 訓練地點:台北市中正區館前路8號4樓(教室以上課通知為主)
  • 訓練費用:84,000元
  1. 『產業新尖兵試辦計畫』參訓者(計畫網站: https://elite.taiwanjobs.gov.tw/ tw/),請至計畫網站報名,符合訓練單位錄訓資格後,可享本課程政府全額補助,免費參訓 。(亦須符合本計畫修正規定第6點)
  2. 依據失業青年職前訓練要點,培訓期間發給學習獎勵金(勞動力發展署發給每月最高 8,000 元) 培訓期間享勞保(訓)。
  • 報名日期:111 年 1 月 3 日 ∼ 111 年 5 月 23 日
  • 甄試日期:111 年 5 月 26 日
  • 招生名額:25名為原則,依報名順序確認資格,額滿為止。
  • 報名方式:
1. 申請參加產業新尖兵試辦計畫前,應登錄為「台灣就業通」會員(電子郵件將作為後續訊息發布通知重要管道,請務必確實填寫),並完成「我喜歡做的事」職涯興趣探索測驗(https://exam1.taiwanjobs.gov.tw/Interest/Index)。
2. 確認資格:於產業新尖兵試辦計畫專區下載或列印「報名及參訓資格切結書」,閱覽切結書及相關須知,後加以簽名或蓋章,並交予訓練單位(https://elite.taiwanjobs.gov.tw/)。
3. 繳交身分證影本。
4. 與課程訓練單位簽訂訓練契約。
5. 取得課程訓練單位錄訓資格後,可享本課程全額免費參訓,培訓期間依據失業青年職前訓練要點發給學習獎勵金(勞動力發展署發給每月最高 8,000 元),培訓期間享勞保(訓)。(亦須符合本計畫修正規定第6點)
6. 課程資訊:http://college.itri.org.tw
7. 課程洽詢:03-5732901 黃小姐 TristaHuang@itri.org.tw
 
標題的icon

注意事項

  1. 為尊重講師之智慧財產權,恕無法提供課程講義電子檔。
  2. 課程3天前,學員將收到【E-mail上課通知】,敬請留意信件。
  3. 如需取消報名,請於開課前三日以書面傳真至主辦單位並電話確認。
標題的icon

補助費用

  1. 青年參加指定訓練課程,由勞動部勞動力發展署所屬分署依訓練單位辦理訓練收費標準,每人最高以補助 10 萬 元為上限。培訓期間依據失業青年職前訓練要點發給學習獎勵金(勞動力發展署發給每月最高 8,000 元)。(亦須符合本計畫修正規定第6點)
  2. 青年如後續經審核資格不符,應自行負擔相關訓練費用。
  3. 青年報名本計畫指定訓練課程,由勞動部勞動力發展署所屬分署依訓練單位辦理訓練收費標準,先行墊付訓練費用,如後續經審核資格不符,由青年自行負擔相關訓練費用。
標題的icon

其他重要注意事項

  1. 以參訓一班次為限,且參訓時數應達總課程時數三分之二以上,未達三分之二將列入黑名單,一年內不得參加職前訓練。 
  2. 青年參加本署與所屬各分署及各直轄市、縣(市)政府依失業者職業訓練實施基準辦理之職前訓練,於結訓後180日內者,不得參加本計畫。
  3. 參加本計畫指定訓練課程之青年,以失業者為限;其訓練期間不得為日間部在學學生,不得具勞工保險(短期打工投勞保亦不可)、就業保險身分,不得為營利事業登記負責人。
  4. 為確保您的上課權益,報名後若未收到任何回覆,請來電洽詢方完成報名。
  5. 如需取消報名,請於開課前三日以書面傳真至主辦單位並電話確認,請於開課前7日以email通知主辦單位聯絡人並電話確認。
  6. 為尊重講師之智慧財產權益,恕無法提供課程講義電子檔。
  7. 為配合講師時間或臨時突發事件,主辦單位有調整日期或更換講師之權利。
  8. (若學員因故需中途離訓,請於離訓日前一周發信告知並電話聯繫辦訓單位,以便協助辦理離訓作業;若出現違規行為(例:無故缺席、訓中加保),將以退訓處理。
 


簡介


產業學院緣起
  依據行政院「挑戰2008:國家發展重點計畫」下之「國際創新研發基地」與「產業高值化」兩計畫,首重產業科技人才的效能。

•911216經科字第09103373120號函:經濟部將本院籌設工研院產業學院之工作,列為因應產業結構轉型,提 ... more

*請務必將下列資料填妥,資料送出後,開課單位將會主動與您聯繫。

我想知道本課程的企業包班內訓     


(重新產生)